Dalam topi Decoupling, tata letak PCB , tiga varian dari menempatkan topi bypass disajikan:
Dalam komentar, disebutkan bahwa C19 adalah pendekatan terburuk, C18 sedikit lebih baik dan C13 cara terbaik, yang agak bertentangan dengan pemahaman saya, jadi saya ingin klarifikasi.
Saya berharap tata letak C19 mendekati optimal:
- kapasitor ditempatkan sejajar antara vias dengan bidang suplai, sehingga komponen frekuensi tinggi dapat disaring secara optimal
- vias tidak terlalu berjauhan
Saya mungkin akan menggunakan jejak yang lebih luas antara kapasitor dan vias ( AN574 Altera menyarankan itu).
C13 sedikit lebih dekat ke IC, tetapi vias berada di ujung koneksi, jadi saya berharap perilaku yang lebih buruk pada frekuensi tinggi (mungkin terlalu tinggi untuk masalah, tapi ...)
Tata letak C18 adalah yang terburuk:
- vias berjauhan, meningkatkan impedansi induktif
- loopnya cukup besar
- masalah yang sama seperti C13 dengan riak frekuensi tinggi
Di mana saya salah dengan analisis saya?