I. Sebagian besar chip waktu akan menggunakan frekuensi yang berbeda untuk bagian chip yang berbeda. Sekarang bahkan mikrokontroler 0,5 $ paling dasar memiliki skema pencatatan jam kerja yang cukup rumit (nah paling tidak layaknya bab terpisah dalam lembar data). Jadi frekuensi clock akan dipilih pada basis blok demi blok.
II Pada tahap apa frekuensi desain dipilih:
a) Saya akan mengklaim bahwa sebagian besar waktu pada tahap awal. Orang akan mendapatkan persyaratan (misalnya: harus men-decode Video HD). Berdasarkan itu orang akan memilih arsitektur dengan mempertimbangkan tradeoffs daya / teknologi / biaya (area). Salah satu output dari keputusan arsitektur adalah frekuensi clock.
b) Namun beberapa kali keputusan awal kurang optimal / salah. Jadi modifikasi sedang dilakukan. Namun ini bisa mahal karena biasanya bagian chip yang berbeda dirancang secara paralel. Mengubah satu jam dapat memicu desain ulang blok lain (karena antarmuka dan sumber jam itu sendiri). Saya akan mengatakan bahwa karena alasan ini hal ini dihindari. Tentu saja lebih mudah bagi beberapa blok untuk mengubah frekuensi clock daripada yang lain sehingga "millage Anda mungkin berbeda-beda".
c) Pada tahap terakhir tempat dan rute (ini adalah salah satu tahap terakhir sebelum mengirim chip ke pabrik) kadang-kadang orang dapat mengalami kesulitan menutup waktu / anggaran daya (mis. membuat desain bekerja pada frekuensi / daya yang ditargetkan) sehingga keputusan diambil. dibuat untuk menurunkan frekuensi clock. Ini pasti dihindari karena ini berarti tidak memenuhi beberapa spesifikasi pemasaran. Tetapi beberapa kali lebih bijaksana untuk lebih cepat di pasar kemudian melakukan desain ulang yang pada tahap ini akan sangat mahal dan memakan waktu.
Tetapi ada lagi:
d) Beberapa kali keputusan frekuensi jam dibuat setelah fabrikasi (jika ketentuan tertentu dalam desain dibuat sebelumnya). Karena variabilitas manufaktur beberapa chip ternyata lebih baik dari yang lain. Dari satu dapat melakukan binning - mengurutkan chip berdasarkan frekuensi maksimum apa yang dapat bekerja andal dan menjual mereka lebih cepat dengan premi. Saya akan mengatakan ini sebagian besar digunakan oleh vendor prosesor PC.
e) Kadang-kadang chip yang siap berada di bawah clock di peralatan akhir untuk menghemat daya (populer di UC) jika daya pemrosesan yang diperlukan lebih rendah dari maksimum yang diizinkan dari chip.
f) Dalam beberapa jam desain modern dapat disesuaikan secara dinamis. Kemudian jam diubah di bidang berdasarkan beban untuk menghemat daya.
AKU AKU AKU.Jadi bagaimana frekuensi dipilih dan mengapa beberapa kali desain bekerja pada jam yang lebih rendah akan memiliki kemampuan pemrosesan yang lebih besar:
Oh boy ada begitu banyak variabel jadi ini adalah disiplin teknik itu sendiri. Anda telah mempertimbangkan persyaratan pemasaran, teknologi, biaya, EMI, daya, standar yang didukung, persyaratan IO dll. ...
Tetapi pada dasarnya orang dapat membodohi mengikuti - untuk mencapai kinerja yang diberikan seseorang dapat memiliki jam lebih cepat (melakukan hal-hal dalam seri satu demi satu) atau melakukan hal-hal secara paralel pada jam yang lebih rendah dengan biaya menggunakan lebih banyak transistor. Karena beberapa faktor - terutama saluran pipa / latensi memori kadang-kadang lebih baik menggunakan lebih banyak transistor daripada jam yang lebih cepat.