Apakah saya akan mengalami masalah dalam melacak jejak dengan cara ini? (VCC dan GND)
Apakah tidak masalah mengingat seluruh arus rangkaian di bawah 50mA?
Apakah saya akan mengalami masalah dalam melacak jejak dengan cara ini? (VCC dan GND)
Apakah tidak masalah mengingat seluruh arus rangkaian di bawah 50mA?
Jawaban:
Tidak ada masalah penelusuran rute melalui pembalut (seperti yang telah Anda lakukan). Berhati-hatilah saat merute daya / GND arus yang akan bepergian melalui jejak ini. Ini akan menentukan ketebalan jejak. Selain itu, cari "pesawat listrik", "tuangkan tanah" untuk informasi lebih lanjut.
Saya bisa melihat dari mana asal kebingungan Anda. Saya bukan penggemar bagaimana Eagle membuat jejak menghubungkan atau melewati vias / pembalut.
Ketika Anda melakukan ini: Ini adalah bagaimana tembaga akan terlihat pada PCB Anda:Ketebalan cincin annular perlu dipertimbangkan untuk memastikan bahwa cincin itu dapat membawa arus yang dibutuhkan.
Tidak, ini bukan masalah perutean melalui buku catatan. Anda mungkin ingin mempertimbangkan untuk menambahkan ground dan power plane ke dalam desain.
Ini seharusnya tidak menjadi masalah jika pad digunakan, yaitu disolder sebelum digunakan. Itu akan meningkatkan daya dukung saat ini berkali-kali. Selain itu, setiap sisi cincin terlihat setebal jejak, sehingga bahkan tanpa penyolderan, kapasitas saat ini telah berlipat ganda.
Tapi apa arti daya dukung saat ini sebenarnya artinya? Padnya kecil, tidak akan ada tegangan jatuh di atasnya. Dan karena memiliki luas permukaan lebih besar dibandingkan volume, ia akan memanas kurang dari trek. Jadi kecuali ada banyak bantalan di trek, tidak ada alasan untuk khawatir.
Masalah sebenarnya tentu saja adalah jika alasnya kecil, dibor dan tidak disolder. Dalam hal ini trek mungkin rusak karena bor yang buruk. Dan, mungkin tidak diperhatikan dalam tata letak yang rumit.
Jauh lebih penting, pad berukuran kurang mungkin tidak kuat secara mekanis, terutama ketika konektor terlibat. Saya akan memperlebar jejak di kedua sisi pad hanya untuk kekuatan mekanik saja. Telah menyelamatkan saya berkali-kali. Epoksi yang menahan tembaga ke papan hanya dapat mengambil begitu banyak. Pastikan juga lubang bor pas.
Sehubungan dengan arus, jejak Anda tidak 24mil (0,61mm) melewati lubang. Ini adalah PCB khusus, bukan salah satu Veroboards murahan itu. Ini sebenarnya sekitar 3.81mm (150 mil). Anda perlu mempertimbangkan bahwa jika PCB Anda adalah ketebalan standar 1.6mm, dan lubangnya dilapisi, lubang tersebut telah melapisi perimeter silindernya. Seperti itu: -
Implikasinya adalah bahwa apa pun lebar jejak aktual Anda mendekati lubang, bahkan jika itu adalah mikron dan lebar annular adalah mikron, Anda masih akan memiliki 3,2 mm tembaga di sepanjang / melintasi kedalaman lubang. Jadi tidak masalah apakah lubangnya diisi atau tidak. Ini sebenarnya salah satu bagian kapasitas tertinggi saat ini dari lapisan tembaga Anda kecuali Anda memiliki lebar> 126mil.
Seperti yang disebutkan sebelumnya, gunakan pesawat Ground. Di Elang, gambar poligon di sekitar seluruh papan dan beri nama Gnd. Lakukan itu untuk layer Top dan Bottom. Rip semua jejak Gnd yang Anda miliki. Tambahkan Vias di tempat-tempat di sekitar papan dan Beri nama mereka Gnd juga untuk menghubungkan lapisan Ground atas & bawah
Pada papan 2 layer, membuat Vcc (5V, atau 3.3V)) lebih sulit, biasanya dirutekan sebagai jejak.